艾巴生活网

您现在的位置是:主页>科技 >内容

科技

加法器电路设计方案汇总(八款模拟电路设计原理详解)

2024-08-18 22:04:49科技帅气的蚂蚁
加法器是一种产生数字总和的装置。补数和加数是输入,加法和进位的器件是半加法器。如果输入加数、被加数和低阶小数,输出和、进位,就是全

加法器电路设计方案汇总(八款模拟电路设计原理详解)

加法器是一种产生数字总和的装置。补数和加数是输入,加法和进位的器件是半加法器。如果输入加数、被加数和低阶小数,输出和、进位,就是全加器。它通常用作计算机的算术和逻辑部件,以执行逻辑运算、移位和指令调用。在电子学中,加法器是一种数字电路,可以将数字相加。

加法器电路设计方案BCD加法器的设计。BCD加法器设计的目的是根据灯亮灭的方式显示两个BCD码的和。

这种设计要求应考虑高位溢出。无高电平溢出时,求和结果用8个LED灯显示,亮的为1,关的为0,读取的BCD码转换成十进制,即为结果。如果有高溢出,第九个灯亮,得到的结果已经超过两位数。通过九个灯的组合读出结果。

硬件接线图程序流程图

编程;编排

加法器电路设计方案二:8位级联加法器的设计8位级联加法器的设计方案

8位级联加法器的RTL图

加法器电路设计方案三:设计了八位并行加法器。其结构用加法算子描述,用EDA软件综合。其优点是运算速度快。

程序

8位并行加法器的RTL图

加法器电路设计方案4:八位超前进位加法器设计方案

八位超前进位加法器的RTL图

加法器电路设计方案五:四位串行进位加法器的设计根据四位串行进位加法器的逻辑关系,用S-Edit设计串行进位加法器的电路图和模块符号图,如图1和图2所示。

图1 4位串行进位加法器电路图

图2四位串行进位加法器模块的符号图

加载SPICE文件完成四位串行进位加法器的设计,提取设计电路的SPICE文件,设置SPICE文件进行文件加载,完成整个电路的仿真。如下图所示加载包含文件。

加载SPICE文件图

仿真完成负载设定后,对设计的电路进行仿真,仿真结果如图43、所示。图3为输入信号A设置的电平波形,从上到下依次为A0、al、A2、。A3 .图4是输入信号B的波形图,从上到下依次为B0,B1、B2、B3。

图3输入信号a的波形图

图4输入信号b的波形图

通过输入信号A、B的设置和四位串行进位加法器电路的仿真运算,仿真结果如图5所示。从上到下,图中的信号端子是这样的,s1、s2、s3、 cout。

图5四位加法器电路仿真波形图

根据上面的波形图,当t=0-50ns时,A3A2A1A0=0011,B3B2B1B0=1101,输出和S3S2S1S0=0000,输出进位COUT=1;当t=50-100ns时,A3A2A1A0=1110,B3B2B1B0=0111,输出和S3S2S1S0=0101,输出进位COUT=1;当t=100-150ns时,A3A2A1A0=1100,B3B2B1B0=1010,输出和S3S2S1S0=0110,输出进位时,输出和COUT=1;当t=150-200ns,A3A2A1A0=1010,B3B2B1B0=0101,S3S2S1S0=111时,输出进位COUT=0。通过对仿真波形的分析,可以看出仿真结果有0-10ns的延迟,其他的都符合四位串行进位加法器的逻辑功能。

加法器电路设计方案六:反相加法器1的电路设计下图是由运算放大器构成的反相加法器的电路图。

uo=-[ui1*RF/R1 ui2*RF/R2]

加法器电路设计方案7:反相加法器2的电路设计下图是一个反相加法器电路。

该图显示

加法器电路设计方案8:同相加法器电路设计下图为同相加法器电路。

从图中可以看出,反相放大器的真实输入信号是外部信号与反馈信号V 串联,因此可以得出结论