艾巴生活网

您现在的位置是:主页>科技 >内容

科技

如何设计一个四组智力竞赛抢答器的电路详细设计资料说明

2024-01-24 20:32:01科技帅气的蚂蚁
一、工作原理按下reset space键,接通电源得到高电平,加到四个D触发器的CD端,使四个触发器的端子输出高电平,四个led熄灭,四输入与非门

如何设计一个四组智力竞赛抢答器的电路详细设计资料说明

一、工作原理

按下reset space键,接通电源得到高电平,加到四个D触发器的CD端,使四个触发器的端子输出高电平,四个led熄灭,四输入与非门U7B输出低电平,U8A被阻断,蜂鸣器不响。

由于U1A、U1B、U2A和U2B的端子都处于高电平,U1A和U2B的端子分别施加到4输入与非门U3A的引脚2和4,U1B和U2A的端子通过D1、D 2(D1、D2、 r一、)函数信号发生器XFG1产生的5KHZ信号被反相并施加到u1的时钟端子此时,U1A、U1B、U2A和U2B具备时钟条件。如果先按下A键,则接通电源,得到高电平,加到U1A的D端。此时,终端输出低电平,并且LED1 会发光。同时,U1A端输出的低电平分为两路:一路加到U7B的9脚,使U7B输出高电平,加到U8A,然后U8A导通。函数信号发生器XFG2产生的1KHZ信号通过U8A和U5A反相两次,并加到蜂鸣器上。另一路加到4输入与非门U3A的管脚2,使U3A输出高电平,同时加到U1A、U1B、U2A、U2B的时钟端。此时,U1A、U1B、U2A和U2B不具备时钟条件。如果再按其他任何键,抢答无效,抢答者将被锁定。如果你想在下一轮回答问题,你必须先按下重置空间键。

三、设计基础

4013BD是双D上升沿触发器IC,其真值表如下:

逻辑表达式:Qn 1=D CP is

4011BD是一个两输入四与非门,逻辑表达式为:Y=/(AB),其真值表如下:

4012BD四输入双与非门集成电路,逻辑表达式:Y=/(ABCD),其真值表如下:

三、电路示意图

四、验证功能

1、逻辑菜单A、B、C、D和E点的输出波形

五、摘要

本设计中,XFG1用于产生5KHZ的振荡信号,U3A作为U1A、U1B、U2AU2B(4013BD)的时钟信号,使4013BD有一个上升沿触发脉冲。按键时,高电平加到D触发器的D端,使D触发器翻转,其输出的低电平作为控制信号控制U3A的开闭,从而控制D触发器的时钟脉冲存在与否。